Sprache wählen
"Zukünftige PIC64-Familien werden Geräte beinhalten, die auf RISC-V- oder Armarchitekturen basieren", sagte das Unternehmen.
Pic64-hpsc ist der Familienname der Weltraumprozessoren, die aus einem 2022-Deal mit der NASA herausgekommen sind, um „einen leistungsstarken Raum-Flügel-Computing-Prozessor (HPSC) zu entwickeln, der mindestens das 100-fache der Rechenkapazität der aktuellen Raumfahrtcomputer liefern könnte“, sagte Microchip.
Das Unternehmen hat Sifives x280 64 -Bit -Kerne für diese HPSC -Familie lizenziert, die bei bis zu 1 GHz für die Lieferung von 26.000 dmips läuft.
Es hat die Hardware zur Vektorverarbeitung aufgenommen, um künstliche Intelligenz und maschinelles Lernen in Höhe von 2 Top/s von Int8 -Arithmetik oder 1TFlop/s von Bfloat16 zu beschleunigen.
Darüber hinaus befindet sich ein 64 -Bit -S7 -S7 -Systemüberwachungskern.
„Die strahlungsgehärtete PIC64-HPSC-RH soll autonome Missionen die lokale Verarbeitungsbefugnis zur Ausführung von Echtzeitaufgaben wie Rover-Gefahrenvermeidung auf der Mondoberfläche ermöglichen und gleichzeitig Langzeitmissionen wie Mars-Expeditionen ermöglichenExtrem geringem Verbrauch mit geringer Leistung und gleichzeitig harte Raumbedingungen “, so Microchip.„Für den Gewerbe-Raum-Sektor ist der strahlungs-tolerante PIC64-HPSC RT die Bedürfnisse von Konstellationen mit niedrigem Erde, bei denen Systemanbieter die Kosten vor Langlebigkeit priorisieren, und gleichzeitig eine Fehlertoleranz für die rund-the-Zuverlässigkeit des Uhrendienstes und die Cybersicherheit des Raumvermögens. "
Für die hohe Zuverlässigkeitsverarbeitung wird der Betrieb mit zwei Core-Lock-Step-Betriebsbetrieb unterstützt (Diagramm oben), und der WorldGuard -Virtualisierungshardware von Sifive wird für die Codeisolierung und den Datenschutz implementiert.
Microchip beschreibt seine eingebaute Sicherheit als „Verteidigungsgrad“ und sagte, dass das IC „die Sicherheit in der Defenz-in-Tiefe mit Unterstützung für die Kryptographie nach der Quantum und die Anti-Verschiebungsfunktionen implementiert“.
Für die Datenübertragung verfügen die Chips mit PCIe Gen 3 und CXL (Compute Express Link) 2.0 mit X4- oder X8-Konfigurationen, RMAP-kompatiblen Spacewire-Ports mit internen Routern und einem 240Gbit/s-TSN (zeitkriechem Networking) Ethernet-Switch für 10GbitEthernet.
RDMA (Remote Direct Memory Access) über konvergiertem Ethernet (ROCEV2) wird für die Übertragung mit geringer Latenz von Remote-Sensoren Hardware beschleunigt.
Die Industrial Quad Core RISC-V-Prozessoren werden als PIC64GX-Familie bezeichnet und richten sich an Echtzeitanwendungen wie eingebettetes Sehen und maschinelles Lernen.
Sie werden in der Verpackung erhältlich sein, die mit den bestehenden Polarfire-FPGAs des Unternehmens pin-kompatibel ist.
Microchip hat den U54 -Kern von Sifive ausgewählt und bewertet die ICS bei 5.000 dmips.Es hat keine Vektor -Hardware enthalten, sondern sichere Start- und Krypto -Beschleunigung enthalten.
Die Systemüberwachung wird anstelle des S7 des Weltraumprozessors durch einen 64 -Bit -Sifiven -E51 -Kern bereitgestellt.
Der Hauptcluster kann aufgeteilt werden, wobei einige Kerne für die deterministische Echtzeitausführung eingestellt sind, während die anderen für die schnellste Linux-Anwendungsverarbeitung konfiguriert werden.
GX1000 ist das erste IC aus dieser Familie, der in diesem Monat im März nächsten Jahres von GX1100 gefolgt ist, was eine Version mit KI -Inferenzhardware gesteigert wird.
Der Entwicklungssupport erfolgt von Hardware und Software, einschließlich des „PIC64GX Curiosity Evaluation Kit“ und für Benutzer von Microsoft Visual Studio Code „MPLAB Extensions for VS -Code“.
"PIC64-MPUs werden auch von Linux4Microchip-Ressourcen und Linux-Verteilungen wie kanonischen Ubuntu, dem Yocto-Projekt und Buildroot mit Unterstützung für Zephyr-RTOs und zugehörigen Software-Stapeln unterstützt", sagte Microchip.-Grade Ökosystem, das flugkapazierbare Branchen-Single-Board-Computer und eine Community von Softwarepartnern umfasst.Frühe Mitglieder sind Sifive, Moog, Ideas-Tek, Ibeos, 3D Plus, Micropac, Wind River, Linux Foundation, Rtems, Xen, Lauterbach und Anvertrup “.
Pic64-HPSC-Evaluierungshardware wird entwickelt, und im ersten Jahr im ersten Quartal werden Muster des ICS an ausgewählte Unternehmen versendet.
Welche Herstellungsprozesse hat Microchip für seine ersten 64 -Bit -Prozessoren ausgewählt?
"PIC64GX ist 28 nm von UMC entfernt, und der PIC64-HPSC wird mit dem 12 nm 12 lp+ Prozessknoten von GlobalFoundries hergestellt, der die FinFET-Technologie umfasst", Microchip-Marketing-Direktor Venki Narayanan ((Microchip-Marketing) (Venki Narayanan () (Microchip-Marketing-Direktor) (Rechts) erzählte Electronics Weekly."GlobalFoundries" ist eine von der US-Regierung akkreditierte On-Shore-Fabrik. "
Wird der Octa-Core-Prozessor es bodenständig machen?
"Sie können erwarten, dass Microchip das PIC64-Portfolio um terrestrische PIC64-Geräte mit Octa-Kern in Zukunft erweitert", sagte Narayanan.
Weitere Informationen werden nächste Woche auf der IEEE Space Compute Conference in Mountain View (15.-19. Juli 2024) über die Weltraumprozessoren bekannt gegeben.